0. OrCAD Capture의 시작
1) 시작메뉴 > Cadense Release 17.2-2016 > Capture CIS
2) Start Page
1. 설계준비와 New Project 생성하기(*.opj, *.dsn)
1) File -> New -> Project 를 선택하여 파일명 및 경로 설정
2. 설계환경 설정하기
1) Preferences 설정
Options -> Preferences
2) Design Template
Options -> Design Template
3) 기존 회로도면의 속성 변경
- Schematic Page Properties 옵션은 현재 사용하고 있는 회로도면에 국한되어 있어 설계에는 영향을 끼치지 않는다.
- Design Template 명령의 수행은 현 회로도면 및 설계에는 적용되지 않기 때문에 기존에 만들어 진 page를 삭제 후 다시 생성하여 적용한다.
4) 툴바(Toolbar)
3. 회로도 부품 배치 및 Net 연결하기
1) Libraray 불러오기
place -> part
2) 단축키 정리
(자주 이용한 것들만 정리)
3) Library 불러오기
place -> part
4) Wire의 입력(W)
- 부품의 pin 과 pin, pin과 wire를 전기적으로 연결하기 위해 사용한다.
- wire가 정상적으로 pin에 연결되면 pin 끝에 있는 사각형 박스가 사라진다.
- 부품의 pin과 pin을 바로 맞붙여도 연결된다.
- wire를 대각선으로 그리고자 할 때는 Shift키를 누른 상태에서 그린다.
5) 네트 이름 작성 및 접합점 입력
네트 이름 작성(N)
6) BUS 입력, 수정 및 BUS Entry 입력
- BUS 는 한 개 이상의 Wire를 묶어서 나타내는 것으로 Data BUS, Address BUS, 입출력 인터페이스 등을 나타내는데 주로 사용한다.
- 두 개의 BUS가 서로 겹쳐지더라고 접합점이 존재하지 않는다면 연결되지 않는다.
7) 연결 없음(No Connect) 표시
- 사용하지 않는 pin은 X표시로 처리한다 (X)
4. 부품속성 입력하기
1) 부품 속성 수정의 예
- 부품을 더블클릭하여 속성 값 수정이 가능하다
2) 부품참조자(Reference)
3) 전원 및 접지 심벌의 입력과 수정
전원 및 접지 심벌의 입력
4) OFF-Page Connecttor
- OFF-Page Connecttor를 이용하여 Page를 분리하여도 동일한 회로를 구성한다. ( A 끼리 연결, B 끼리 연결)
5. 신규 Library 생성하기(*.olb)
1) 라이브러리
2) 설계 캐시(Design Cache)
현재 회로도에서 사용하고 있는 Symbol list 표시
3) 새로운 부품의 작성
library.olb -> RMB(우클릭) -> New Part
4) 새로운 부품의 작성 (Homogeneous)
- Homogeneous ( 동질 부품) : 동일한 모양으로 구성된 심볼
- Heterogeneous ( 이질 부품) : 다른 모양으로 구성된 심볼
5) 부품에 핀 붙이기
개별 핀 입력
- PIN name low enable 표시 방법 : I\O\U\T\ ->
보이지 않는 전원 핀의 표시
- Passive : 수동 핀은 일반적으로 수동 소자에 연결되어 있다. 수동 소자에는 에너지원이 없다.
- Power : 전원 핀은 전원 전압이나 접지가 연결된다.
6) 부품의 수정
- 수정 할 부품을 선택하고 RMB(우클릭) -> Edit Part
- Design Cache 에서 수정 한 부품 선택하고 RMB(우클릭) -> Update Cache
- 변경된 부품 확인
6. PCB Footprint 입력 및 제작하기
- 부품의 Footprint 이름 입력 (Edit -> Object Properties)(프로젝트 관리자 -> 회로도 파일 -> RMB -> Edit object property)
- Footprint가 없으면 신규 생성하여 저장된 Path 설정(PCB Editor 에서 Setup -> User Preferences Editor -> paths -> library)
7. 부품참조갱신 (Annotate)
- Project Manager에서 Annotate 명령 수행
- 모든 참조번호를 "?"로 초기화 한 후 실행
- Action -> Incremental Reference Updata 선택
8. 설계규칙검사 (Design Rules Check, *.drc)
- Project Manager에서 DRC 수행하여 설계회로도의 전기적 성질과 물리적 성질에 대한 검사
- Error가 발생된 경우 수정한 후 반복수행
9. 네트리스트 생성 (*.dat)
- Project Manager에서 Netlist 실행
- Error 발생시 Session Log나 작업폴더에 생성되는 netrev.lst 파일을 참조하여 에러수정 후 Netlist 다시 실행
1) 네트리스트 작성
2) 네트리스트 수행
3) OrCAD PCB Editor
10. Report 작성(*.bom, *.xrf)
- 회로도에서 사용한 부품 목록표를 작성 (Project Manage -> BOM)
- 회로도의 각 부품에 대한 정보목록 작성 (Project Manage -> Cross Reference )
'OrCAD PCB 설계' 카테고리의 다른 글
[OrCAD PCB 설계] OrCAD PCB Editor설계 [2] (0) | 2021.12.08 |
---|---|
[OrCAD PCB 설계] OrCAD PCB Editor설계 [1] (0) | 2021.12.08 |
[OrCAD PCB 설계] OrCAD Capture의 회로도 설계 [1] (0) | 2021.11.20 |